Digital Design Engineer
想定年収
800万円 ~ 2,000万円
勤務地
東京都
仕事内容
■デジタル回路エンジニアとして、下記業務を担当頂きます。
• 製品要件ドキュメント(PRD)の読解と理解に基づき、ロジック回路のマイクロアーキテクチャ仕様を開発
• マイクロアーキテクチャ仕様に基づき、VerilogまたはSystem VerilogをHDLとして使用してレジスタ転送レベル(RTL)設計を開発
• RTL動作を検証するためのスタンドアロン・テストベンチを開発
• 設計のSystem Verilogアサーション(SVA)を記述および検証
• 合成ツールおよび配置配線ツール用のタイミング制約とクロック定義を記述
• 業界標準の合成ツール(Genus、Design Compilerなど)を実行し、タイミング問題が発生した場合は修正
• タイミング/面積/消費電力を含む様々な設計トレードオフを理解し、改善方法を知る
• 業界標準のSTAツール(Prime Timeなど)の静的タイミング解析(STA)レポートを読解および理解する
• 社内のアナログ、検証、バックエンド、システム、テストエンジニアリングなど、様々なチームとのクロスファンクショナルなやり取りとコミュニケーションチーム
• SI後の立ち上げとデバッグ
仕事内容変更範囲
会社の指示する業務
職位
Senior
募集背景
■増員
【日本組織】
開発エンジニア:11名
AppleやDialog などの名だたる半導体企業から、Sitimeの技術と開発環境に魅力を感じ、多くの優秀なエンジニアがジョインしています。
日本はグローバルでも2番目に大きな開発拠点で極めて重要な位置づけです。今後30人~40人規模にさらに組織拡大をしていく計画です。
【開発環境】
エンジニアドリブンの会社でフラットな組織です。ファウンダーのCTOもエンジニアです。
常に、世の中に無い全く新しいプロダクトの開発を行っており、最新技術の開発に携わることができます。個人の裁量と自由度も広く、日本発信での開発PJもあります。エンジニアの方の声を非常に重要視しており、開発に情熱を注げる環境です。
募集人数
1人
応募条件
技能/経験
【必須】
・半導体/電気電子メーカーでのデジタル回路設計のご経験5年以上
・RTL or VerilogのCoding経験
・英語アレルギーがなくやる気がある方(コミュニケーションレベル)
・Matlab, Simulinkの経験/知識歓迎
学歴
大学
職務経験
要
業界経験
要
年齢
年齢制限不問
英語力
中級以上
その他語学力
語学力詳細
英語はアレルギーがなくやる気があればOK
勤務条件
雇用形態
無期雇用
試用期間
有り(3ヶ月)
給与
年俸制
年収:800万円 ~ 2,000万円
月収:67万円~
月額基本給:52万円~
記載年収はあくまで参考値です。 基本的に応募者様の現在年収に対してコンペティティブになるようOfferさせていただきます。
賞与・インセンティブ
昇給
有り
定期的な昇給はなし
勤務地
東京都
出向
就業時間
09:00~18:00
休憩時間:60分
残業:月10時間~30時間程度
固定(定額)残業代制
残業手当
定額の残業代+通常の残業代
固定残業時間 40時間 / 月
固定残業代 151,515円 / 月
固定残業時間超過分は別途支給されます。
通勤手当
交通費:全額支給
その他手当
休日・休暇
完全週休二日制, 土, 日, 祝日, GW, 年末年始
年間休日:121
年間有給休暇:有給休暇は入社後4ヶ月目から付与されます
( 初年度 10日 4か月目から付与(入社日によって按分) )
社会保険
雇用保険, 健康保険, 労災保険, 厚生年金
福利厚生
社会保険完備
受動喫煙対策
就業場所 全面禁煙
備考
在宅勤務有り ハイブリッド ※条件はモデルケースになり、ポジション、役職によって異なる場合があります。 ※最終的な条件については、選考後決定いたします。 ※オンライン面接可 ※面接内容や回数は変更するケースがあります。
選考内容
選考プロセス
適性試験:無し 、 面接回数:4回
求人No.:NJB2220554
最終更新日:2025/8/21

