4000_Orbit Determination and Time Synchronization (ODTS) Engineer
- 求人番号
- NJB2278872
- 採用企業名
- 株式会社アークエッジ・スペース
- 職種
-
IT(PM・SE) - IT系プロジェクトマネージャー
IT(PM・SE) - 組み込みエンジニア
技術系(機械設計・製造技術) - 技術系プロジェクトマネージャー
- 雇用形態
- 無期雇用
- 勤務地
-
東京都
- 仕事内容
-
【Job Overview】
To deliver real-time, high-accuracy orbit determination and time synchronisation for satellites, you will manage, develop, innovate, simulate, and validate filter-based algorithms and implement them on FPGA. Your ODTS algorithms will have applications on spacecraft from LEO to the Moon.
【Specific Responsibilities】
・Design and develop orbit determination and time synchronization algorithms using filters
・Simulate and evaluate algorithm accuracy
・Innovate new algorithms and techniques to optimize performance
・Define specifications and design software
・Implement and optimize FPGA solutions
・Manage outsourced development when necessary
【Position Benefits】
・Work on real-time positioning systems for satellite onboard applications from LEO to the Moon
・Utilize expertise in state-of-the-art orbit determination and FPGA technologies
・Contribute directly to space missions with your developed system
・Develop future solutions for leading technology with international stakeholders and partners, including JAXA, NASA and ESA
・Opportunity to participate in international conferences and meetings, to present and publish your work
■仕事内容
衛星のリアルタイムかつ高精度な軌道決定と時刻同期を実現するために、フィルタベースのアルゴリズムの管理・開発・革新・シミュレーション・検証を行い、それをFPGA上に実装していただきます。
開発するODTS(軌道決定・時刻同期)アルゴリズムは、LEO(低軌道)から月までの宇宙機に応用されます。
■具体的な仕事内容
・フィルタを用いた軌道決定および時刻同期アルゴリズムの設計・開発
・アルゴリズムのシミュレーションと精度評価
・性能最適化のための新しいアルゴリズムや技術の革新
・仕様定義とソフトウェア設計
・FPGAソリューションの実装と最適化
・必要に応じて外部委託開発の管理
■使用ツール
・MATLAB / Python(シミュレーション、アルゴリズム検証)
・VHDL / Verilog(FPGA実装)
・C / C++(組み込み開発)
・Git(バージョン管理)
■ポジションの魅力
・LEOから月までの衛星搭載用リアルタイム測位システムの開発に携われる
・最先端の軌道決定技術やFPGA技術の専門性を活かせる
・自ら開発したシステムで宇宙ミッションに直接貢献できる
・JAXA、NASA、ESAなど国際的な関係者・パートナーとともに先端技術の将来ソリューションを開発できる
・国際会議やミーティングへの参加、成果発表・論文発表の機会がある
■休日:完全週休二日制, 土, 日, 祝日, 夏季休暇, 年末年始
- 求める経験
年齢制限の理由 -
■必須条件
・カルマンフィルタの理論および応用に関する知識
・FPGA開発(VHDL / Verilog)の実務経験
・組み込みシステム開発の経験
・数値シミュレーション(MATLAB、Python等)の経験
--------------------------------------
・Knowledge of Kalman filter theory and applications
・Practical experience in FPGA development (VHDL / Verilog)
・Experience in embedded system development
・Experience in numerical simulation (MATLAB, Python, etc.)
■歓迎条件
・衛星軌道力学および摂動理論の知識
・FPGAの高位合成(HLS)の経験
・衛星搭載システム開発の経験
・プロジェクトマネジメントの経験
--------------------------------------
・Knowledge of satellite orbit mechanics and perturbation theory
・Experience with FPGA high-level synthesis (HLS)
・Experience in satellite onboard system development
・Project management experience
■職種未経験者:不可
- 想定年収
- 700万円 - 1200万円
- 語学力
-
英語力:初級以上
- 受動喫煙対策
- 就業場所 全面禁煙
- 受動喫煙対策詳細
